Упрощенная схема ЭВМ фон Неймана с Blank 1 Вопрос 2 центральный шиннойввода-выводабыстрыеканаловнаименьший канальной медленные наибольшийочередностью прямоглавныйобратно организацией имеет в составе контроллер оперативной памяти, который управляет Blank 2 Вопрос 2 центральный шиннойввода-выводабыстрыеканаловнаименьший канальной медленные наибольшийочередностью прямоглавныйобратно доступа к ОП.Доступ к оперативной памяти может
получить и Blank 3 Вопрос 2 центральный шиннойввода-выводабыстрыеканаловнаименьший канальной медленные наибольшийочередностью прямоглавныйобратно процессор, и один из Blank 4 Вопрос 2 центральный шиннойввода-выводабыстрыеканаловнаименьший канальной медленные наибольшийочередностью прямоглавныйобратно . Контроллер ОП определяет приоритет доступа при одновременном обращении нескольких устройств к
памяти. Blank 5 Вопрос 2 центральный шиннойввода-выводабыстрыеканаловнаименьший канальной медленные наибольшийочередностью прямоглавныйобратно приоритет имеет центральный
процессор. Среди каналов больший приоритет имеют Blank 6 Вопрос 2 центральный шиннойввода-выводабыстрыеканаловнаименьший канальной медленные наибольшийочередностью прямоглавныйобратно каналы. т.е. приоритет Blank 7 Вопрос 2 центральный шиннойввода-выводабыстрыеканаловнаименьший канальной медленные наибольшийочередностью прямоглавныйобратно пропорционален
частоте обращения устройств к памяти.Таким образом, за счет существенного усложнения
организации ЭВМ упрощаются операции Blank 8 Вопрос 2 центральный шиннойввода-выводабыстрыеканаловнаименьший канальной медленные наибольшийочередностью прямоглавныйобратно данных. Для ускорения обмена данными реализованы
несколько трактов обмена (процессор — ОП и каналы — ОП).

К сожалению, у нас пока нет статистики ответов на данный вопрос, но мы работаем над этим.